Proyecto Formativo 1

Propósito: Lograr el desarrollo de la competencia prevista en el curso, mejorando tu aprendizaje por medio de la reflexión y análisis de los procedimientos y conceptos aplicados en la solución del examen de medio curso, además puntos adicionales para tu calificación.

Actividad de aprendizaje:

a). -Revisa cuidadosamente cada uno de los puntos del examen que se te entregó y en hojas aparte, escriba, resuelva y verifique cada uno de los problemas correctamente, principalmente los problemas con la respuesta equivocada.

b). -Para reforzar los conocimientos y desarrollar habilidades en el diseño e implementación de sistemas digitales construye un prototipo del problema 5 utilizando un PLD (GAL) y el ABEL-HDL (no es válido captura esquemática)

1.- Conversiones entre Sistemas Numéricos

Realizar el procedimiento y solución, además de verificar las conversiones con calculadora.

2.- Operaciones Booleanas: Tabla de verdad, Circuito y Ecuación

a) Obtenga a ecuación del circuito mostrado.

b) Obtenga la tabla de verdad de la ecuación propuesta.

3.- Minimización de Funciones Booleanas: Manipulación Algebraica

Realice el procedimiento y obtenga la solución mínima, incluya la comprobación del resultado con LogicAid

4.- Minimización de funciones booleanas(Kmap) partiendo de su representación Gráfica.

Obtención de la tabla de verdad y las ecuaciones mínimas usando Kmap, incluya la comprobación del resultado con LogicAid

5.-Problema planteado en forma escrita, De la redacción del problema obtenga:

a)    El diagrama de bloques (entradas y salidas)

b)    La tabla de verdad.

c)     Las ecuaciones mínimas en la forma And/Or y Or/And utilizando Mapas de Karnaugh.

d)    Los Diagramas esquemáticos de los resultados de las ecuaciones mínimas And/Or y Or/And.

e)     Obtener las ecuaciones y dibujar los diagramas de las formas And/Nor y Nand/Nand.

Diseñar y construir un prototipo en una tablilla de conexiones el problema 5

 Usando el programa ispLEVER, por medio ABEL-HDL, usando los comandos Truth_Table (Tabla de Verdad), o equations (Ecuaciones).

Ver presentaciones de Diseño Combinacional 1 y 2 No usar captura esquemática

 Obtener

1.- El código ABEL-HDL

Truth_Table o equations, when then, else, incluyendo el test_vectors en el mismo código.

2.- La imagen de la simulación

3.- Simulación en PROTEUS. Una imagen incluyendo en el texto, Fecha, Nombre, hora y No de lista.

4.- Las ecuaciones mínimas y el Pin Out (distribución de terminales), del archivo reporte (RPT).

5.- La foto del circuito completamente implementado (didáctica en donde se muestren claramente las conexiones del prototipo)

6.- Conclusiones, En la conclusión se deben de incluir comentarios acerca de las razones de los errores cometidos, es muy probable que podamos (usted y yo) aprender más sobre lo que le impidió aplicar correctamente los conceptos y procedimientos en la solución de los problemas.

Una actividad sin conclusiones carece de valor

Incluya en el reporte sus recomendaciones acerca de esta actividad y del examen.      

Presentar el prototipo funcionando correctamente con su reporte a más tardar el viernes 13 de octubre 2017

1.- Regresa el examen sin modificarlo (aun si decides no realizar este proyecto adicional).

2.- Presenta el circuito funcionando correctamente.

3.- Entrega el reporte completo, con lo listado en este documento, incluyendo la portada