Examen de regularización Electrónica Digital I

 

1.- Este examen es para resolver fuera del aula, y consiste en el diseño, simulación y construcción de un prototipo de un sistema secuencial síncrono, para su evaluación es necesario mostrar los resultados implementados en un prototipo (tablilla de conexiones) y además un reporte con las evidencias y el procedimiento utilizado, así como los archivos utilizados tanto en el diseño como en la simulación.

2.-. Para la solución es necesario usar el programa Isp Starter de Lattice Semiconductor y es necesario construir un prototipo con el dispositivo GAL22V10 o un PLD (dispositivo Lógico Programable) similar.

 

Reporte en Word o Pdf

 

Evaluación

Puntos

a). El Diagrama de bloques

Diagrama de bloques

5

b). Diagrama de Transición

Diagrama de Transición

10

c). Tabla de Estado siguiente

Tabla de Estado siguiente

10

d). El archivo en formato ABEL

Reporte completo

15

e) Imagen del diagrama en PROTEUS

Archivos, ABL,JED y Proteus

20

f) Foto del Prototipo implementado

Prototipo Funcionando

40

Para su evaluación es necesario presentar el prototipo funcionando correctamente, así como subir a la plataforma Google Classromm los siguientes archivos entregables antes de la fecha señalada.

Reporte en word o PDF

Archivos ABL y JED del Ispstarter

Archivos de proteus

Clave para Google Classroom :

62wbbrw

 

Nota: Al presentarlo se le solicitará la explicación del proceso de diseño y su funcionamiento en caso de que no pueda hacer se le penalizará con 50 puntos del total obtenido.

 

Dudas o aclaraciones, 83294020 ext 5921, Email: jagarza48@gmail.com

 

Bibliografía

Nombre

Autor

Editorial

ISBN

1.- Sistemas Digitales Principios y Aplicaciones

TocciWidmer

Prentice Hall

970-26-0297-1

2- Fundamentos de Sistemas Digitales

T.L. Floyd

Prentice Hall

84-205-2994-X

3.- Diseño Digital Principios y Practicas

John F. Wakerly

Prentice Hall

970-17-0404-5

4.- Sistemas Digitales y Electrónica Digital (1456)

Juan Angel Garza G.

Prentice Hall

970-26-0719-1

http://jagarza.fime.uanl.mx/

Juan Angel Garza G

Pagina WEB

 

 

Se recomienda consultar los videos de la página: http://jagarza.fime.uanl.mx/general/paginas/Videosclase.htm

Del tema diseño de sistemas secuenciales síncronos

También en el Canal de You Tube Juan Angel Garza

 

Los errores son inevitables. Lo que cuenta es cómo respondemos a ellos. Nikki Giovanni