Examen de regularización Electrónica
Digital I |
||||
1 |
Este examen es para resolver fuera del aula,
y consiste en el diseño simulación de un sistema secuencial síncrono, para su
evaluación es necesario: |
|||
a) Subir a la plataforma Google
Classroom los archivos entregables solicitados antes de la fecha solicitada. |
||||
b) Explicar los resultados obtenidos en
una entrevista en la plataforma MS-TEAMS, apoyados en una presentación |
||||
2 |
Para la solución del diseño es
necesario usar los programas Isp Starter de Lattice Semiconductor y PROTESUS,
utilizando para el diseño un Dispositivo Lógico Programable con el PLD
GAL22V10 o un similar y para generar una animación y mostrar el
funcionamiento se recomienda el programa ScreenToGif. |
|||
3 |
Para subir los archivos
entregable solicitados es necesario darse de alta en la plataforma Google Classroom, con el código dkc3wtu |
|||
4 |
En el equipo examen
de regularización de la plataforma MS-TEAMS encontraras el problema que se
asignó. |
|||
5 |
Reporte
conteniendo lo siguiente: |
|||
a). El Diagrama de
bloques |
||||
b). Diagrama de
Transición |
||||
c). Tabla de Estado
siguiente |
||||
d). El archivo en
formato ABEL |
||||
e). Imagen de la distrubución
de terminales (PIN OUT) |
||||
f). Imagen del diagrama
en PROTEUS |
||||
6 |
Criterios de evaluación |
Puntos |
||
Diagrama de bloques |
2 |
|||
Diagrama de Transición |
11 |
|||
Tabla de Estado siguiente |
12 |
|||
Reporte completo |
15 |
|||
Archivos, ABL, JED, Proteus, Gif y PPT |
20 |
|||
Explicación
en la entrevista de los procedimientos y resultados |
40 |
|||
7 |
Presentación con las siguientes diapositivas |
|||
A |
Portada. |
|||
B |
Redacción del problema. |
|||
C |
Diagrama de transición |
|||
D |
Tabla de
Estado siguiente. |
|||
E |
Código ABEl-HDL |
|||
F |
Imagen de la distribución de terminales (pin out). |
|||
G |
Diagrama lógico en PROTEUS |
|||
H |
Simulación de Proteus en un Gif animado. |
|||
I |
Conclusiones |
|||
J |
Recomendaciones |
|||
8 |
Archivos entregables |
Formato |
||
Reporte |
PDF |
|||
IspStarter |
ABL y JED |
|||
PROTEUS |
PSDPRJ |
|||
Animacion de la simulación |
GIF |
|||
Presentación |
PPT |
|||
9.
Bibliografía |
|||
Nombre |
Autor |
Editorial |
ISBN |
1.- Sistemas Digitales Principios y Aplicaciones |
Tocci - Widmer |
Prentice Hall |
970-26-0297-1 |
2- Fundamentos de Sistemas Digitales |
T.L. Floyd |
Prentice Hall |
84-205-2994-X |
3.- Diseño Digital Principios y Practicas |
John F. Wakerly |
Prentice Hall |
970-17-0404-5 |
4.- Sistemas Digitales y Electrónica Digital (1456) |
Juan Angel Garza G. |
Prentice Hall |
970-26-0719-1 |
5.- http://jagarza.fime.uanl.mx/ |
Juan Angel Garza G |
Pagina WEB |
|
6.- Canal de YouTube |
Juan Angel Garza G |
|
|
10. Software necesario |
|||
|
Instrucciones |
||
Isp Starter, |
Simulación y Diseño para PLD con HDL |
Tramitar licencia |
http://jagarza.fime.uanl.mx/general/paginas/software.htm |
Proteus. |
PCB Design VSM simulation |
Tramitar licencia |
|
Screen to gif. |
Creación de animaciones |
Libre |
https://www.screentogif.com/ |
11.
Dudas o aclaraciones por MS-TEAMS o por correo juan.garzagza@uanl.edu.mx |
Los errores son inevitables. Lo que cuenta es cómo
respondemos a ellos. Nikki Giovanni